-2 Latinitas huius rei dubia est. Corrige si potes. Vide {{latinitas}}.
INDUCTA
A   B
EDUCTA
A AUT B
0 0 0
0 1 1
1 0 1
1 1 0

Porta AUT, seu porta XAUT (Anglice XOR port), est porta logica digitalis quae disiunctionem exclusionalem logicalem efficit. Gerit{{dubsig|| ut tabula veritatis quae ad dextram videre potest. Datum eductum est SUPERNUM (1)? si sola una data inducta portae est SUPERNA. Si nullum aut uterque datum inductum portae est SUPERNUM, data eductum est SUBMISSUM (0). In sensu alio, functio AUT inaequalitatem duorum digitorum educit.

Sunt tria symbola pro portis AUT: symbolum ANSI ("Americanum" aut "militare"), symbolum IEC ("Europaeum" aut "rectangulare") aut IEEE, et obsoletum symbolum DIN. Lex IEEE et symbola "formarum distinctarum" et "formarum rectangularum" pro portis logicis simplicis permittit. Si vis, vide etiam Symbola Portae Logicae.

Aequatio Booleana

recensere

Porta AUT cum inducta A et B, et eductum C hunc aequationem logicam effecit:

 

Vel breve:

 

Forma alterna

recensere

Si portae AUT propriae non adsunt, porta AUT ex portis NON-ET aut NON-VEL creare potest, quia illae portae sunt portae universales,[3] quod portas NON-ET aut NON-VEL creare portas omnes alias posse significat. Quamquam portae AUT portas alias creare possunt, est rarum.

Amplius inductis duabus

recensere

Lectio diligenta definitionis disiunctionis exclusionalis logicalis, aut observatio symboli IEC, ad quaestionem actionis rectae datis inductis additis adducit. Si porta inductas tres aut plures acciperet et si eductum supernum dum sola una inducta est superna efficeret, repertor "una calida" esset. Ex autem usu in illo modo facere est rarum.

Ex usu portā duas inductas habente incepit. Inductam novam addere, aliam portam AUT addit cuius alia inducta est educta portae proximae et alia inducta est inducta nova, et cetera. Ergo porta tota 1 educit si numerus inductarum 1 est impar. Itaque utilis est ad generatrum paris aut additrum modulo-2(d).

In additione?

recensere
 
Porta AUT in circuitu digitali semiadditorio.

Porta AUT potest additrum bit singulorum, nam binario 0+0=00, 0+1=01, 1+0=01, et 1+1=10 (vide digitum unitum esse 0). Ita porta ET bit ferrendi producere potest. Illa est ratio semiadditri.

In transitu signorum booleanorum

recensere
 
Transitus signorum, trium portarum AUT facta.

Portae AUT duo signos booleanos sine via transire possunt. Circuitus tres portae AUT consistit. Effectus similis octo portis NON-ET educere potest.

In generatro numerorum pseudofortuitorum

recensere

Generatri numerorum pseudofortuitorum, praesertim tabulae transversantes cum retroactione lineari, operationibus AUT definitae sunt.

  1. Michael H. Tooley, Mike Tooley, David Wyatt (2008). Aircraft Electrical and Electronic Systems. Butterworth-Heinemann. p. 59 
  2. John F. Wakerly (2005). Digital Design Principles and Practices (4a ed.). Prentice Hall. ISBN 0-13-186389-4 
  3. M. Morris Mano et Charles R. Kime (2004). Logic and Computer Design Fundamentals (3a ed.). Prentice Hall. p. 73 

Nexus interni